1. Kondisi [Kembali]
Buatlah sebuah rangkaian lengkap yang memuat 2 gerbang AND dengan 3 input dan 4 input, kemudian gerbang OR dengan 3 dan 5 input,kemudian 1 gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 3 saklar SPDT.
2. Rangkaian Simulasi [Kembali]
3. Video Simulasi [Kembali]
4. Prinsip Kerja [Kembali]
4. Prinsip Kerja [Kembali]
Pada rangkaian berdasarkan kondisi yang sudah dipilih, ketiga saklar SPDT dengan saklar 1 dan 2 berlogika 1 sedangkan saklar 3 berlogika 0, dihubungkan dengan 2 gerbang AND dengan 3 input dan 4 input. Sehingga output yang didapat kan pada kedua gerbang AND tersebut adalah 0. Karena pada gerbang AND berlaku prinsip apabila semua input berlogika 1 maka output akan 1.
Kemudian output tersebut dihubungkan dengan 2 gerbang OR dengan 3 dan 5 input. Sehingga output yang didapat kan pada kedua gerbang OR tersebut adalah 0. Karena pada gerbang OR berlaku prinsip apabila salah satu input berlogika 1 maka output akan 1.
Kemudian output tersebut dihubungkan dengan 1 gerbang XOR. Sehingga output yang didapat kan pada gerbang XOR tersebut adalah 0. Karena pada gerbang XOR berlaku prinsip apabila kedua input berlogika sama maka output akan 0.
Kemudian output dari gerbang XOR dan output dari gerbang OR kedua dihungkan dengan 1 gerbang XNOR. Sehingga output yang didapat kan pada gerbang XNOR tersebut adalah 1. Karena pada gerbang XNOR berlaku prinsip apabila kedua input berlogika sama maka output akan 1.
Kemudian output tersebut dihubungkan dengan 2 gerbang OR dengan 3 dan 5 input. Sehingga output yang didapat kan pada kedua gerbang OR tersebut adalah 0. Karena pada gerbang OR berlaku prinsip apabila salah satu input berlogika 1 maka output akan 1.
Kemudian output tersebut dihubungkan dengan 1 gerbang XOR. Sehingga output yang didapat kan pada gerbang XOR tersebut adalah 0. Karena pada gerbang XOR berlaku prinsip apabila kedua input berlogika sama maka output akan 0.
Kemudian output dari gerbang XOR dan output dari gerbang OR kedua dihungkan dengan 1 gerbang XNOR. Sehingga output yang didapat kan pada gerbang XNOR tersebut adalah 1. Karena pada gerbang XNOR berlaku prinsip apabila kedua input berlogika sama maka output akan 1.
5. Link Download [Kembali]
File Rangkaian Simulasi klik disini
Video Simulasi klik disini
File HTML klik disini
File Rangkaian Simulasi klik disini
Video Simulasi klik disini
File HTML klik disini
Tidak ada komentar:
Posting Komentar